Entradas

Mostrando las entradas de agosto, 2020

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 A

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 A from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL El siguiente código #VHDL describe el funcionamiento de un flip-flop “XY” (FF-XY). Para realizar una conversión exitosa de un flip-flop “JK” (FF-JK) a un FF-XY, determinar cuáles de las siguientes expresiones booleanas describen correctamente el funcionamiento de las señales “J” y “K”: ✅  a) j <= not(x) or not (y); ✅  b) j <= not(x) or y; ✅  c) j <= x or not(y); ✅  d) j <= x or y; ✅  e) k <= not(x) or not (y); ✅  f) k <= not(x) or y; ✅  g) k <= x or not(y); ✅  h) k <= x or y; Read related topics : ✅  2020 PAO1: 2da Lección C4 B ✅  2020 PAO1: 2da Lección C4 A ✅  2018 1T: Examen 3ra Evaluación ✅  2018 1T: Examen 2da Evaluación ✅  2018 1T: Lección 2da Evaluación ✅  2017 2T: Lección 2da Evaluación ✅  2017 1T: Lección 2da Evaluación

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C4 A

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, Cap 4 - 2do Parcial (2020 PAO 1) A from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅  Problema #1: (x%) Implementar con compuertas #NAND de 2 entradas. ✅  Problema #2: (x%) Obtener la función de salida S. ✅  Problema #3: (x%) Utilizando algebra de #Boole, minimizar la siguiente función. ✅  Problema #4: (x%) Dada el siguiente mapa de #Karnaugh, indicar cuál de las siguientes expresiones booleanas NO corresponde a la solución correcta. ✅  Problema #5: (x%) Dado el siguiente circuito digital, primero obtener la expresión resultante y luego seleccionar el mapa que corresponde al funcionamiento de dicha expresión. ✅  Problema #6: (x%) Dado la siguiente expresión, reducirla a la mínima expresión utilizando algebra de boole o mapas de Karnaugh, luego indicar cuál de las siguientes opciones es la correcta. ✅  Problema #7: (x%) Conve

▷ PROTEUS PCB DESIGN

Imagen
⭐⭐⭐⭐⭐ PROTEUS PCB DESIGN from Victor Asanza ✅ Software #Altium #CircuitMaker #AltiumDesigner ☑️ #ElectronicPrototypesDesign #PrototipadoElectronico #PCB #HardwareDesign #Hardware #CircuitMaker #Altium #AdeltaTechnologies #ADNESPOL https://github.com/Open-source-hardware ✅  #Schematic End Device ✅  #Proteus Schematic ✅  Proteus PCB Layout ✅  Proteus 3D Visualizer Leer temas relacionados: ✅    Electronic Prototype Development ✅   Instalación de  #ALTIUM #CircuitMaker y especificaciones del módulo #ESP32 ✅    Primeros pasos usando #Altium Designer (Esquemáticos) ✅    Primeros pasos usando Altium Designer (PCB) ✅    Diseño Modular usando Altium Designer

▷ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1)

Imagen
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE & COORDINATOR (2020 PAO 1) from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 # Espressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems   ✅  SISTEMAS EMBEBIDOS END DEVICE (Free RTOS) ⭐ Codigo #FreeRTOS End Device en #Proteus ⭐ Codigo #FreeRTOS End Device en #Arduino ✅  SISTEMAS EMBEBIDOS COORDINATOR #Python ⭐ Codigo #Python Coordinator en #Raspberry ⭐ Prueba de envío y recepción de tramas con el End Device read.py ⭐ Coordinador con validación de datos, envío a #ThingSpeak y activación de salida PWM proyecto.     py Leer temas relacionados: ✅  2020 PAO1: Proyectos Propuestos ✅  2020 PAO1: Proyectos End Device + Free RTOS ✅  Programación de Sistemas Embebidos ✅  Conceptos Básicos de Sistemas Embebidos ✅ #TinyOS for sensor networks #XBEE ✅  Electronic Prototype Development using #ALTIUM #CircuitMaker ✅ 

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C4 B

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C4 B from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL Dado el siguiente circuito implementado con chips #MSI, indicar cuales de las siguientes afirmaciones son correctas: ✅  a) En el sistema digital, la salida Y de 4 bits presenta el valor de X multiplicado por 2 cuando la entrada X es menor que 4. ✅  b) En el sistema digital, los multiplexores conectados a la señal En se logran habilitar solo cuando la entrada X es menor que 4. ✅  c) En el sistema digital, la salida Y de 4 bits presenta el valor de X en exceso a 3 (XS3) cuando la entrada X es mayor e igual que 4 y menor que 8. ✅  d) En el sistema digital, los #multiplexores conectados a la señal En se logran habilitar solo cuando la entrada X es mayor e igual que 4 y menor que 8. ✅  e) En el sistema digital, la salida Y de 4 bits presenta el valor de X en código #GRAY cuando la

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C4 A

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C4 A from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL Dado el siguiente circuito implementado con chips MSI, indicar cuales de las siguientes afirmaciones son correctas: ✅  a) En el sistema digital, en la salida Y de 4 bits se presenta el valor de X en exceso a 3 (XS3) cuando la entrada X es menor o igual a 5. ✅  b) En el sistema digital, en la salida Y de 4 bits se presenta el valor de X dividido para 2 cuando la entrada X es mayor a 5. ✅  c) En el sistema digital, en la salida Y de 4 bits se presenta el valor de “0000” ya que la señal En de habilitación de los multiplexores siempre es uno. ✅  d) En el sistema digital, en la salida Y de 4 bits se presenta el valor de X multiplicado para 2 cuando la entrada X es menor o igual a 5. ✅  e) En el sistema digital, en la salida Y de 4 bits se presenta el valor de X + X cuando la ent

▷ SISTEMAS EMBEBIDOS, END DEVICE + Free RTOS (2020 PAO 1)

Imagen
⭐⭐⭐⭐⭐ SISTEMAS EMBEBIDOS, END DEVICE + Free RTOS (2020 PAO 1) from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 # Espressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems   El End Device deberá realizar las siguientes tareas: ✅  Hacer un muestreo de la señal analógica del sensor 1 cada 1 segundo. ✅  Al terminar los 60 segundos de adquisición (equivalente al almacenamiento de forma estática 60 valores en SRAM), se deberá calcular el valor promedio de esos valores. ✅  En todo momento, el End Device deberá estar pendiente de toda trama de comunicación serial UART que éste reciba Leer temas relacionados: ✅  Programación de Sistemas Embebidos ✅  Conceptos Básicos de Sistemas Embebidos ✅  #TinyOS for sensor networks #XBEE ✅  Electronic Prototype Development using #ALTIUM #CircuitMaker ✅  Instalación de #ALTIUM #CircuitMaker y especificaciones del

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C3 C

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C from Victor Asanza ✅  Problema #1: (10%). En el siguiente circuito se tiene una fuente de alimentación de voltaje de 4[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 10[V] cuyo terminal positivo está conectado en el terminal Vcc y su terminal negativo en Ground. Los datos del circuito son los siguientes, RB = 1K[Ω], RC = 1K[Ω] y el valor de β = 100. Considerando la caída de potencial de 0,7[V] en los elementos rectificadores, ¿Cuál de las siguientes afirmaciones es la correcta? ✅  Problema #2: (10%). En el siguiente circuito se tiene una fuente de alimentación de voltaje de 4[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 10[V] cuyo terminal positivo está

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C3 B

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) B from Victor Asanza ✅  Problema #1: (10%) En el siguiente circuito se tiene una fuente de alimentación de voltaje de 2,7[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 25[V] cuyo terminal positivo está conectado en el terminal Vcc y su terminal negativo en Ground. Los datos del circuito son los siguientes, RB = 1K[Ω], RC = 100[Ω] y el valor de β = 100. Considerando la caída de potencial de 0,7[V] en los elementos rectificadores, ¿cuáles de las siguientes afirmaciones son correctas? ✅  Problema #2: (10%) En el siguiente circuito se tiene una fuente de alimentación de voltaje de 2,7[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 25[V] cuyo terminal positivo e

▷ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1) from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 #E spressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems ✅  Dado el siguiente código usando #FreeRTOS en #Arduino, ¿Cuáles de las siguientes afirmaciones son correctas? Leer temas relacionados: ✅  2020 PAO1: 1ra Evaluación ✅  2020 PAO1: 1ra Lección ✅  Introduction ✅  Programming

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C3 A

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN C_3 FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) A from Victor Asanza ✅  Problema #1: (10%) En el siguiente circuito se tiene una fuente de alimentación de voltaje de 2,1[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 10[V] cuyo terminal positivo está conectado en el terminal Vcc y su terminal negativo en Ground. Los datos del circuito son los siguientes, RB = 100[Ω], RC = 1K[Ω] y el valor de β = 100. Considerando la caída de potencial de 0,7[V] en los elementos rectificadores, ¿cuáles de las siguientes afirmaciones son correctas? ✅  Problema #2: (10%) En el siguiente circuito se tiene una fuente de alimentación de voltaje de 2,1[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 10[V] cuyo terminal positiv