Entradas

Mostrando las entradas de abril, 2021

▷ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE)

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL/tree/2021PAE ✅ Problema #1 (10%). El siguiente Sistema Digital permite resolver Mapas de Karnaugh de dos variables. Este sistema Digital tiene como entrada los cuatro valores presentes dentro del mapa y como salida tres Displays de 7 segmentos cátodo común que indiquen la resolución del mapa con la cantidad de grupos de uno, de dos y de cuatro. Este circuito siempre determina la resolución más eficiente, bajo la condición de que únicamente se tendrán valores de Ceros y Unos dentro del mapa; a continuación, solo se muestra un ejemplo: Este sistema digital esta implementado con un decodificador de Mapa de Karnaugh de dos variables, la salida de este decodificador es un bus de datos de 12 bits, cuyos 4 bits más significativos (Q[11..8]) representan la cantidad de grupos de cuatro, los

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE) C5

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE) C5 from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL/tree/2021PAE La siguiente tabla característica describe el funcionamiento de un flip-flop “XY” (FF-XY). Para realizar una conversión exitosa de un flip-flop “JK” (FF-JK) a un FF-XY, determinar cuáles de las siguientes expresiones booleanas describen correctamente el funcionamiento de las señales “J” y “K”: a) j <= ‘0’ when (x&y = “11”) else ‘1’; b) j <= ‘0’ when (x&y = “10”) else ‘1’; c) j <= ‘0’ when (x&y = “01”) else ‘1’; d) j <= ‘0’ when (x&y = “00”) else ‘1’; e) k <= ‘0’ when (x&y = “11”) else ‘1’; f) k <= ‘0’ when (x&y = “10”) else ‘1’; g) k <= ‘0’ when (x&y = “01”) else ‘1’; h) k <= ‘0’ when (x&y = “00”) else ‘1’; Código VHDL de Flip-Flop: https://github.com/vasanza/MSI-VHDL/tree/2021PAE/LeccionC5 Resoluci

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE) C4

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2021 PAE) C4 from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL/tree/2021PAE El siguiente Sistema Digital permite resolver Mapas de Karnaugh de dos variables. Este sistema Digital tiene como entrada los cuatro valores presentes dentro del mapa y como salida tres Displays de 7 segmentos cátodo común que indiquen la resolución del mapa con la cantidad de grupos de uno, de dos y de cuatro. Este circuito siempre determina la resolución más eficiente, bajo la condición de que únicamente se tendrán valores de Ceros y Unos dentro del mapa; a continuación, solo se muestra un ejemplo: Este sistema digital esta implementado con un decodificador de Mapa de Karnaugh de dos variables, la salida de este decodificador es un bus de datos de 12 bits, cuyos 4 bits más significativos (Q[11..8]) representan la cantidad de grupos de cuatro, los siguientes 4 bits (Q[

▷ Charla #PUCESE : Industrial Automation and Internet of Things Based on Open-Source Hardware

Imagen
⭐⭐⭐⭐⭐ Industrial Automation and Internet of Things Based on Open-Source Hardware ✅ #PUCESE, organizó la IV  Jornada de investigación TI 2021 ✅ # EnergyConsumption #ESP32 #LORA #WirelessSensors #CyberphysicalSystems #IoT #Python #FreeRTOS #RaspberryPi ✅ Contenido: Introduction AVR Architecture ➡️  Acquisition ➡️  Identification ➡️  Control Design ARM Architecture ➡️  GPIO Control Automation Solutions ➡️  Industrial Shields FPGA Architecture vs Hardware Design ➡️  Behavioral Signal Processing with Machine Learning Based on FPGA ➡️  More FPGA projects ➡️  On going jobs Future Work ⭐⭐⭐⭐⭐ CHARLA #PUCESE: Industrial Automation and Internet of Things Based on Open-Source Hardware   from  Victor Asanza ✅ Video de la charla:   ⭐ https://www.facebook.com/100000670512917/videos/4132336270132016/ ✅ Afiche #PUCESE:   Read related topics: ⭐   2021: Charla #PUCESE : Telemetría de consumo de energía eléctrica basado en hardware de código abierto ⭐   Charla #MACI #ESPOL: Prototipado de aplicaciones in

▷ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAE)

Imagen
⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 1er Parcial (2021 PAE) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Problema #1 (30%).  Se desea diseñar un Sistemas Digital que capaz de controlar dos actuadores tipo bomba (A y B) en función del nivel de agua presente en un tanque. Este nivel de agua se monitorea con dos sensores (S0 y S1). El Sistemas Digital se muestra en la siguiente gráfica: El funcionamiento del sistema digital se detalla a continuación: • El caudal de entrada de agua se abre (A=1) o se cierra (A=0) con el ánimo de controlar el nivel del agua presente en el tanque. Si el nivel del agua es el Mínimo (S1 = 0 y S0 = 1) o menor al mínimo (S1=0 y S0=0) entonces el actuador tipo bomba (A) debe ser abierto (A = 1); por otro lado, si el nivel del agua es el Máximo (S1 = 1 y S0 = 1) entonces el actuador tipo bomba (A) debe ser cerrado (A = 0).  • El caudal de salida debe estar