Entradas

Mostrando las entradas de septiembre, 2020

▷ 2020 PAO2: Desarrollo de Prototipos Electrónicos

Imagen
⭐⭐⭐⭐⭐ Desarrollo de Prototipos Electrónicos ✅ Software #Altium #CircuitMaker #AltiumDesigner ☑️ #ElectronicPrototypesDesign #PrototipadoElectronico #PCB #HardwareDesign #Hardware #AdeltaTechnologies #OpenHardware #OpenSourceHardware https://github.com/Open-source-hardware ⭐ Ahora este 2020 2T ➡️ Instructor: Victor Asanza ➡️ #ElectronicPrototypesDesign #PrototipadoElectronico #PCB #HardwareDesign #Hardware ✅ Software #Altium #CircuitMaker ☑️ Utilizando el software Altium CircuitMaker, revisaremos cual es el ambiente de desarrollo para esquemáticos, como importar bibliotecas y componentes específicos. Aprenderemos a crear nuevos componentes, librerías y cómo administrarlas. Así como el uso de repositorios y bibliotecas en la nube.  Posteriormente, veremos el ambiente de diseño de Circuitos Impresos o PCBs que ofrece Altium CircuitMaker, aprenderemos a importar y crear footprint de nuevos componentes. Realizaremos prácticas de creación y administración de librerías. Estudiaremos las regal

▷ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, Mejoramiento (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, Mejoramiento (2020 PAO 1) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL El siguiente circuito implementado con chips MSI, la salida Y de 4 bits presenta el valor de X en exceso a 3 (XS3) cuando la entrada X es mayor e igual que 4 y menor que 8. La Fig. 1 muestra el bloque general de entradas y salidas del Sistema Digital, en la Fig. 2 se muestra el detalle de los componentes MSI utilizado, tal como se muestra a continuación: Fig. 1. Entradas y Salidas del Sistema Digital Fig. 2. Diagrama del Sistema Digital completo usando componentes MSI En la Fig. 3, se presenta el paquete creado en VHDL del diagrama presentado en la Fig. 2: Fig. 3. Archivo “componentes.vhd” El código corresponde a la declaración estructural del sistema digital presentado en la Fig.2, haciendo uso del paquete presentado en la Fig. 3, se muestra a continuación: Fig. 4. Archivo “Si

▷ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, Mejoramiento (2020 PAO 1) from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 # Espressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems Problema #1: (15%) En los siguientes diagramas de bloques funcionales, se muestra la escritura y lectura de datos usando el protocolo de comunicación #I2C (Inter-Integrated Circuit). Indicar cuales de las siguientes afirmaciones son correctas. Problema #2: (15%) La siguiente gráfica corresponde al diagrama de tiempo al transmitir un dato usando el protocolo de comunicación #RS232. Indicar cuales de las siguientes afirmaciones son correctas. Problema #3: (15%) ¿Cuáles de las siguientes afirmaciones de los registros de configuración del #AVR #ATmega328P son ciertos? Problema #4: (15%) ¿Cuáles de las siguientes afirmaciones referentes a la arquitectura del #AVR #A

▷ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1) from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 # Espressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems   Problema #1: (x%) Dado el siguiente código usando #FreeRTOS en #Arduino, ¿Cuáles de las siguientes afirmaciones son correctas?. Problema #2: (x%) Qadri et Al., en su trabajo “The Future of Healthcare Internet of Things #HIoT #IoT: A Survey of Emerging Technologies” propone como uno de los desafíos del H-IoT el Fitness Tracking, tal como se describe a continuación. Referencia: Qadri, Y. A., Nauman, A., Zikria, Y. B., Vasilakos, A. V., & Kim, S. W. (2020). The Future of Healthcare Internet of Things: A Survey of Emerging Technologies. IEEE Communications Surveys & Tutorials, 22(2), 1121-1167. Leer temas relacionados: ✅  2020 PAO1: 3ra Lección C6 ✅  2020

▷ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, Mejoramiento (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, Mejoramiento (2020 PAO 1) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅  Problema de desarrollo #1: (20%) En el siguiente circuito se tiene una fuente de alimentación de voltaje de 2,7[V] cuyo terminal positivo está conectado en el terminal Vbb y su terminal negativo en Ground. Además, se tiene una segunda fuente de alimentación de voltaje de 25[V] cuyo terminal positivo está conectado en el terminal Vcc y su terminal negativo en Ground. Los datos del circuito son los siguientes, RB = 1K[Ω], RC = 100[Ω] y el valor de β = 100. Considerando la caída de potencial de 0,7[V] en los elementos rectificadores, ¿cuáles de las siguientes afirmaciones son correctas? (Justificar con desarrollo su respuesta). ✅  Problema de desarrollo #2: (20%) Dado el siguiente circuito, encontrar la expresión booleana que define el comportamie

▷ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅  Problema #1: (25%) ✅  Problema #2: (25%) ✅  Problema #3: (25%). El siguiente circuito es de un filtro paso banda. Los datos del circuito son los siguientes, R1 = 1K[Ω] y R2 = 1K[Ω]. ¿cuáles de las siguientes afirmaciones son correctas? ✅  Problema #4: (25%). El siguiente bloque convertidor analógico digital (ADC) de 10 bits de resolución, se tiene un voltaje de referencia de 5Vcc. ¿cuáles de las siguientes afirmaciones son correctas? Leer temas relacionados: ✅  2020 PAO1: 3ra Lección C4 C ✅  2020 PAO1: 3ra Lección C4 B ✅  2020 PAO1: 3ra Lección C4 A ✅  2020 PAO1: 2da Lección C3 C ✅  2020 PAO1: 2da Lección C3 B ✅  2020 PAO1: 2da Lección C3 A

▷ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1)

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN EVALUACIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI_VHDL El siguiente código #VHDL describe el funcionamiento de un #flip-flop “YZ” (FF-YZ). Para realizar una correcta conversión de un flip-flop “JK” (FF-JK) a un FF-YZ, determinar cuáles de las siguientes expresiones booleanas describen correctamente el funcionamiento de las señales “J” y “K” (se recomienda primero determinar la tabla característica del FF-YZ, seguido de la tabla de excitación del FF-JK): ✅  J <= not(Y) or not (Z); ✅  J <= not(Y) or Z; ✅  J <= Y or not(Z); ✅  J <= Y or Z; ✅  K <= not(Y) or not (Z); ✅  K <= not(Y) or Z; ✅  K <= Y or not(Z); ✅  K <= Y or Z; Leer temas relacionados: ✅  2020 PAO1: 3ra Lección C5 C ✅  2020 PAO1: 3ra Lección C5 B ✅  2020 PAO1: 3ra Lección C5 A ✅  2020 PAO1: 2da Lección C4 B ✅  2020 PAO1: 2da Lección C4 A ✅  2018 1T:

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 C

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 C from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL El siguiente circuito digital muestra la implementación de un flip-flop “XY” (FF-XY) utilizando un flip-flop “D” (FF-D). Para realizar una conversión exitosa de un flip-flop “JK” (FF-JK) a un FF-XY (se recomienda primero extraer la tabla característica del FF-XY, seguido de la tabla de excitación del FF-JK), determinar cuáles de las siguientes expresiones booleanas describen correctamente el funcionamiento de las señales “J” y “K”: a) j <= not(x) or not (y); b) j <= not(x) or y; c) j <= x or not(y); d) j <= x or y; e) k <= not(x) or not (y); f) k <= not(x) or y; g) k <= x or not(y); h) k <= x or y; Read related topics : ✅  2020 PAO1: 3ra Lección C5 B ✅  2020 PAO1: 2da Lección C5 A ✅  2020 PAO1: 2da Lección C4 B ✅  2020 PAO1: 2da Lección C4 A ✅  2018 1T

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C4 C

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, Cap 4 - 2do Parcial (2020 PAO 1) C from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL Dado la siguiente expresión booleana que define el comportamiento de la señal de salida F sin minimizar, reducir dicha expresión usando mapas de Karnaugh (A, B, C, D) agrupando unos. Luego, seleccionar cuál de las siguientes opciones es la correcta. Read related topics: ✅  2020 PAO1: 3ra Lección C4 B ✅  2020 PAO1: 3ra Lección C4 A ✅  2020 PAO1: 2da Lección C3 C ✅  2020 PAO1: 2da Lección C3 B ✅  2020 PAO1: 2da Lección C3 A ✅  2020 PAO1: 1ra Evaluación B ✅  2020 PAO1: 1ra Evaluación A ✅  2020 PAO1: 1ra Lección B ✅  2020 PAO1: 1ra Lección A

▷ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, 2do Parcial (2020 PAO 1) C4 B

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN FUNDAMENTOS DE ELECTRICIDAD Y SISTEMAS DIGITALES, Cap 4 - 2do Parcial (2020 PAO 1) B from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL Problema #1: (x%) Implementar con compuertas NAND de 2 entradas. Problema #2: (x%) Obtener la función de salida S. Problema #3: (x%) Utilizando algebra de Boole, minimizar la siguiente función. Problema #4: (x%) Dada el siguiente mapa de Karnaugh, indicar cuál de las siguientes expresiones booleanas NO corresponde a la solución correcta. Problema #5: (x%) Dado el siguiente circuito digital, primero obtener la expresión resultante y luego seleccionar el mapa que corresponde al funcionamiento de dicha expresión. Problema #6: (x%) Dado la siguiente expresión, reducirla a la mínima expresión utilizando algebra de boole o mapas de Karnaugh, luego indicar cuál de las siguientes opciones es la correcta. Problema #7: (x%) Convertir a binario la siguie

▷ LECCIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1) C6

Imagen
  ⭐⭐⭐⭐⭐ LECCIÓN SISTEMAS EMBEBIDOS, 2do Parcial (2020 PAO 1) C6 from Victor Asanza ➡️ #EmbeddedSystems #ARM #Python #CProgrammingLanguage #AVR #Esp32 # Espressif #IoT #CyberPhysicalSystem #SensorNetwork #WirelessSensorNetwork #Processor #Arduino #RaspberryPi #FreeRTOS ⭐  https://github.com/vasanza/EmbeddedSystems   Qadri et Al., en su trabajo “The Future of Healthcare Internet of Things #HIoT #IoT: A Survey of Emerging Technologies” propone como uno de los desafíos del H-IoT: ✅  Monitoreo de Desórdenes neurológicos ✅  Ambient Assisted Living (AAL) ✅  Fitness Tracking ✅  Uso de técnicas de #BigData ✅  Uso de #EdgeComputing ✅  Internet of #Nano_Things Leer temas relacionados: ✅  2020 PAO1: 2da Lección C5 ✅  2020 PAO1: 1ra Evaluación ✅  2020 PAO1: 1ra Lección ✅  Introduction ✅  Programming

▷ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 B

Imagen
  ⭐⭐⭐⭐⭐ SOLUCIÓN LECCIÓN SISTEMAS DIGITALES 1, 2do Parcial (2020 PAO 1) C5 B from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL El siguiente circuito digital muestra la implementación de un flip-flop “XY” (FF-XY) utilizando un flip-flop “D” (FF-D). Para realizar una conversión exitosa de un flip-flop “JK” (FF-JK) a un FF-XY (se recomienda primero extraer la tabla característica del FF-XY, seguido de la tabla de excitación del FF-JK), determinar cuáles de las siguientes expresiones booleanas describen correctamente el funcionamiento de las señales “J” y “K”: ✅  a) j <= not(x) or not (y); ✅  b) j <= not(x) or y; ✅  c) j <= x or not(y); ✅  d) j <= x or y; ✅  e) k <= not(x) or not (y); ✅  f) k <= not(x) or y; ✅  g) k <= x or not(y); ✅  h) k <= x or y; Read related topics : ✅  2020 PAO1: 2da Lección C5 A ✅  2020 PAO1: 2da Lección C4 B ✅  2020 PAO1: 2da Lección C4 A ✅  2018 1T: Exame