Entradas

Mostrando las entradas de 2015

▷ SISTEMA CONTROLADOR DE PERSONAL DE TRABAJO EN #VHDL CON #FPGA #DE0NANO

Imagen
⭐⭐⭐⭐⭐ SISTEMA CONTROLADOR DE PERSONAL DE TRABAJO EN #VHDL CON #FPGA #DE0_NANO ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Por: Jorge Luis Ramirez Gomez ( jolurami@espol.edu.ec ) Maria Gracia Constante Sanchez ( mgconsta@espol.edu.ec ) ✅ DESCRIPCIÓN: Realizar el diseño y la implementación de un circuito CONTROLADOR DE PERSONAL DE TRABAJO. El sistema controla el ingreso y salida de forma automática del personal de trabajo (mínimo 3, un botón de ID por cada trabajador). Cuando un trabajador entra o sale debe autentificarse con un ID único para cada persona y además deberá presionar un botón indicando si está ingresando o saliendo de trabajar. El sistema tiene además un pulsador que le sirve para iniciar el sistema (START) y un botón de RESET para inicializarlo todo. Al finalizar la jornada de trabajo, el sistema debe indicar reportes de los tiempos de trabajo de cada persona en dos displays, usando los botones de ID pa

▷ SISTEMA DE ACONDICIONAMIENTO DE TEMPERATURA EN #VHDL CON #FPGA #DE0NANO

Imagen
⭐⭐⭐⭐⭐ SISTEMA DE ACONDICIONAMIENTO DE TEMPERATURA EN #VHDL CON #FPGA #DE0NANO ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Por: Stephano Leon Toala ( steanleo@espol.edu.ec ) Niel Mayor Fuentes ( nmayor@espol.edu.ec ) ✅ DESCRIPCIÓN: Diseñar una MSS de un sistema ACONDICIONADOR DE TEMPERATURA  UTOMATICO. Para dar inicio se debe presionar y soltar el botón de START. El circuito debe tener dos botoneras para introducir la temperatura actual “medida” de un laboratorio (UP)/(DOWN), otros dos botones permiten setear la temperatura deseada (UP)/(DOWN), otro botón le permitirá al sistema activar el modo automático (A). Una vez presionada la tecla START (ST) el SISTEMA deberá recibir el número de la temperatura ambiente subiendo o bajando con los dos botones y también deberá recibir el número de la temperatura deseada (set-point). El botón automático dará la orden para que el sistema compare las temperaturas. Si la temperatura

▷ SISTEMA DE FACTURACIÓN POR LLAMADAS EN CABINAS EN #VHDL CON #FPGA #DE0_NANO

Imagen
⭐⭐⭐⭐⭐ SISTEMA DE FACTURACIÓN POR LLAMADAS EN CABINAS EN #VHDL CON #FPGA #DE0_NANO ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅  Por: Byron Sanga Alcocer ( byresang@espol.edu.ec ) Josué Montachana Chimborazo ( josalmon@espol.edu.ec ) ✅  DESCRIPCIÓN: El presente sistema digital es un sistema de facturación por llamadas de dos cabinas telefónicas. Dicho sistema nos permitirá observar en dos displays del tiempo en segundos que cada ocupante  de la cabina realiza la llamada, es decir, el tiempo en que habló, todo esto mientras el sistema  esté activo, es decir que el sistema de inicio al proceso, esto se lo lograra con el botón Start. Una  vez iniciado el proceso se encenderán dos led indicando que las cabinas están disponibles para  empezar las llamadas. Así mismo para iniciar una llamada, el ocupante debe presionar Call,  indicando al sistema que empezará a contar los segundos  Cada ocupante de la cabina tiene permiti

▷ INTRODUCCIÓN AL USO DE LABVIEW

Imagen
⭐ ⭐ ⭐ ⭐ ⭐   INTRODUCCIÓN AL USO DE #LABVIEW from Victor Asanza Armijos Se presentan ejemplos y aplicaciones con Comunicación Serial: ✅ Ejemplo 1: Slide - Meter ✅ Ejemplo 2: Boolean, Char y Case Structure ✅ Ejemplo 3: Numeric, Comparison, Boolean y Case Structure ✅ Ejemplo 4: Recepción de datos por comunicación serial ✅ Ejemplo 5: Recepción y validación de datos por comunicación serial Leer temas relacionados ⭐Repositorio:  https://github.com/vasanza/Labview_Code ✅  #Microcontrollers Application using #Labview ✅  #Microcontroller Práctica 1: Entradas y Salidas Digitales ✅  #Microcontroller Práctica 2: Uso del ADC y led ✅  #Microcontroller Práctica 3: Uso de Display y Botón ✅  #Microcontroller Práctica 4: Uso de Display-2 Dígitos y Botón ✅  #Microcontroller Práctica 5: Uso de Teclado y Display-2 Dígitos ✅  #Microcontroller Práctica 6: Uso de LCD

▷ DISEÑO DE UN SISTEMA DIGITAL RECEPTOR DE COMUNICACIÓN SERIAL EN #VHDL CON #FPGA #DE0_NANO

Imagen
⭐⭐⭐⭐⭐ S. D. RECEPTOR DE COMUNICACIÓN SERIAL EN #VHDL CON #FPGA #DE0_NANO   from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Partición Funcional: ✅ Algorithmic State Machine #ASM: ✅ Código #VHDL: Leer temas relacionados: ✅  2020 Paper: Behavioral Signal Processing with Machine Learning based on #FPGA ✅  2020 Paper: Implementation of a Classification System of #EEG Signals Based on #FPGA ✅  2020 Paper: Monitoring of system memory usage embedded in #FPGA ✅  2019: Artificial Neural Network based #EMG recognition for gesture communication (#InnovateFPGA) ✅  Projects Digital Systems Design #FPGA ➡️   Example: Determinant of a matrix ➡️   Example: Numeric Sequence Detector ➡️  Example: Efficient Number Sequence Detector ➡️  Example: set operations ➡️  Example: communication and checksum validation ➡️  Example: Sum of Products Karnaugh Map ➡️  Example: Multiplying 3x4 matrix by 4x3 matrix ➡️  Example: Consecut

▷ DISEÑO DE UN SISTEMA DIGITAL CONTADOR DE REPETICIONES DE UN PATRON EN UNA TRAMA DE DATOS EN #VHDL CON #FPGA #DE0_NANO

Imagen
⭐⭐⭐⭐⭐ S.D. CONTADOR DE REPETICIONES DE UN PATRON EN UNA TRAMA DE DATOS from Victor Asanza ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Partición Funcional: ✅ Algorithmic State Machine #ASM: ✅ Código #VHDL: Leer temas relacionados: ✅  2020 Paper: Behavioral Signal Processing with Machine Learning based on #FPGA ✅  2020 Paper: Implementation of a Classification System of #EEG Signals Based on #FPGA ✅  2020 Paper: Monitoring of system memory usage embedded in #FPGA ✅  2019: Artificial Neural Network based #EMG recognition for gesture communication (#InnovateFPGA) ✅  Projects Digital Systems Design #FPGA ➡️   Example: Determinant of a matrix ➡️   Example: Numeric Sequence Detector ➡️  Example: Efficient Number Sequence Detector ➡️  Example: set operations ➡️  Example: communication and checksum validation ➡️  Example: Sum of Products Karnaugh Map ➡️  Example: Multiplying 3x4 matrix by 4x3 matrix ➡️  Example: Consecu

▷ DISEÑO DE UN SISTEMA DIGITAL CONTADOR DE 1’s CONSECUTIVOS CON TRASLAPE EN #VHDL CON #FPGA #DE0_NANO

Imagen
⭐⭐⭐⭐⭐ DISEÑO DE UN SISTEMA DIGITAL CONTADOR DE 1’s CONSECUTIVOS CON TRASLAPE from Victor Asanza Armijos ➡️  #DigitalSystems #DigitalElectronic #DigitalCircuits #HDL #VHDL #FPGA ⭐  https://github.com/vasanza/MSI-VHDL ✅ Partición Funcional: ✅ Algorithmic State Machine #ASM: ✅ Código #VHDL: ✅ Video de ejemplo similar (Detector de 1's): Leer temas relacionados: ✅  2020 Paper: Behavioral Signal Processing with Machine Learning based on #FPGA ✅  2020 Paper: Implementation of a Classification System of #EEG Signals Based on #FPGA ✅  2020 Paper: Monitoring of system memory usage embedded in #FPGA ✅  2019: Artificial Neural Network based #EMG recognition for gesture communication (#InnovateFPGA) ✅  Projects Digital Systems Design #FPGA ➡️   Example: Determinant of a matrix ➡️   Example: Numeric Sequence Detector ➡️  Example: Efficient Number Sequence Detector ➡️  Example: set operations ➡️  Example: communication and checksum validation ➡️  Example: Sum of Products Karnaugh Map ➡️  Examp